Linux Makefile与Shell的问题

Lassie ·
更新时间:2024-11-14
· 828 次阅读

大概只要知道Makefile的人,都知道Makefile可以调用Shell脚本。但是在实际使用时,并不那么简单,一些模棱两可的地方可能会让你抓狂。你若不信,可以先看几个例子,想象一下这些这些例子会打印什么内容,记下你想象的结果,然后在计算机上运行这些例子,对照看一下。
 
示例一:
代码如下:
if [ "$(BUILD)" = "debug" ]; then  echo "build debug"; else echo "build release"; fi
all:
    echo "done"
示例二:
代码如下:
all:
    @CC=arm-linux-gcc
    @echo $(CC)
示例三:
代码如下:
CC=arm-linux-gcc
all:
    @echo $(CC)
示例四:
代码如下:
SUBDIR=src example
all:
    @for subdir in $(SUBDIR); \
    do\
        echo "building " $(subdir); \
    done
 
说明:
1.         Shell脚本在target里才有效,其它地方都被忽略掉了。所以示例一中,”build debug”之类的字符串根本打印不出来。示例一的正确写法是:
 

示例一:
代码如下:
all:
    if [ "$(BUILD)" = "debug" ]; then  echo "build debug"; else echo "build release"; fi
    echo "done"

2.         make把每一行Shell脚本当作一个独立的单元,它们在单独的进程中运行。示例二中,两行Shell脚本在两个莫不相干的进程里运行,第一个进程把CC设置为arm-linux-gcc,第二个进程是不知道的,所以打印的结果自然不是arm-linux-gcc了。示例二的正确写法是:
 
示例二:
代码如下:
all:
    @CC=arm-linux-gcc; echo $(CC)
或者:
代码如下:
all:
@CC=arm-linux-gcc; \
echo $(CC)

3.         make在调用Shell之前先进行预处理,即展开所有Makefile的变量和函数。这些变量和函数都以$开头。示例三中,Shell拿的脚本实际上是echo arm-linux-gcc,所以打印结果正确。
4.         make预处理时,所有以$开头的,它都不会放过。要想引用Shell自己的变量,应该以$$开头。另外要注意,Shell自己的变量是不需要括号的。示例四的正确写法是:
 
示例四:

代码如下:
SUBDIR=src example
all:
    @for subdir in $(SUBDIR); \
    do\
        echo "building " $$subdir; \
    done

您可能感兴趣的文章:Linux 中makefile的命令包定义及使用Linux makefile 和shell文件相互调用实例详解linux 驱动之Kconfig文件和Makefile文件实例关于Linux下对于makefile的理解Linux/Unix环境下的Make和Makefile详解Linux下Makefile的automake生成全攻略Linux里Makefile是什么?它是如何工作的?



Linux makefile shell

需要 登录 后方可回复, 如果你还没有账号请 注册新账号